سال انتشار: ۱۳۹۱

محل انتشار: پانزدهمین کنفرانس دانشجویی مهندسی برق ایران

تعداد صفحات: ۴

نویسنده(ها):

غفار محمدی – دانشگاه حکیم سبزواری
خسرو رضائی –
مجید بقائی نژاد –

چکیده:

دراین مقاله یک مبدل دیجیتال به آنالوگ DAC برای کاربردهایی با توان فوق العاده پایین ارایه شده است تکنیکهایی به منظور کاهش مصرف توان و همزمان افزایش سرعت DAC متناسب با توان مصرفی مورد استفاده قرارگرفته است اینروشها عبارتنداز منابع جریان آینه ای با مقدار جریان پایین و درکنار آن به کارگیری روشهای طراحی ولتاژ پایین با استفاده از ولتاژ منبع تغذیه درحدود ۱ ولت dAC 8 بیتی مورد بحث درتکنولوژی CMOS 90nm طراحی شده و شبیه سازی ها نشان دهنده مصرف توان تقریبا ۲۰۰و۲۸۶و۹۴۴ نانووات به ترتیب درسرعت ۴۰و۴۶و۵۰ مگاهرتز است حداقل توان مصرفی دراین dAC 200 نانووات است و به دلیل اثرات منفی ناشی از استفاده ازمنابع با مقدارجریان کم نمی توان مقادیر کمتر از این را جهت کاربردهای مداری به دست آور نتایج شبیه سازی نشان دهنده مصرف توان فوق العاده پایین و سرعت نسبتا بالاتر DAC پیشنهادی نسبت به نمونه های مشابه خود درکاربردهایی با مصرف توان فوق العاده پایین است.