سال انتشار: ۱۳۹۱

محل انتشار: چهارمین کنفرانس مهندسی برق و الکترونیک ایران

تعداد صفحات: ۴

نویسنده(ها):

فروغ جهان بخش اصلی – دانشگاه آزاد اسلامی واحد بوشهر

چکیده:

یک نوسان ساز کنترل شده با ولتاژ کولپیتز کوپلاژ متقاطع تفاضلی افزایش (m)g با نویز فاز کم و توان مصرفی پایین با دامنه نوسان خروجی مناسب طراحی شده است. از تکنیک افزایش (m)g و حذف هارمونیک های فرکانس بالا برای بهبود شرایط راه اندازی و نویز فاز مدار و کاهش توان مصرفی استفاده شده است. نوسان ساز طراحی شده در تکنولوژی CMOS 0.18- µm شبیه سازی شده است و با منبع تغذیه ۰٫۹-V و مصرف توان ۳٫۹- mW در فرکانس GHz -5.29 5.41 عمل می کند نویز فاز شبیه سازی شده در فرکانس GHz – 5.35 ، مقدار dBc/Hz 103.1 و ۱۲۵٫۶ به ترتیب برای فرکانس های آفست ۱۰۰-KHz و ۱-MHz و دامنه نوسان خروجی مدار ۱-V می باشد. همچنین عملکرد FOM خوبی به میزان dBc/Hz 194.15 به دست آمده است.