سال انتشار: ۱۳۹۱

محل انتشار: پانزدهمین کنفرانس دانشجویی مهندسی برق ایران

تعداد صفحات: ۶

نویسنده(ها):

اصغر شاهسوندی – مدرس دانشگاه جامع علمی کاربردی نیریز
حاتم محمدی کامروا – عضو هیئت علمی دانشگاه آزادفسا

چکیده:

یک فلیپ فلاپ با جریان نشتی کم و توان پایین با دو لبه تحریک در این مقاله ارائه گردیده است . فلیپ فلاپ های توان پایین و پرسرعت در بسیاری ازکاربردها و مصارف مورد نیاز هستند. در فلیپ فلاپ های تحریک شونده با دو لبه پالس، تغییرات اطلاعات می توانند در هر دو لبه پالس ساعت انجام گیرد. بااستفاده از فلیپ فلاپ های تحریک شونده با دو لبه پالس ساعت، امکان کاهش فرکانس کار مدار و در نتیجه باعث کم شدن توان مصرفی می شود . با کوچک شدن ابعاد و کم شدن ولتاژ کار و ولتاژ آستانه ترانزیستورها در تکنولوژیCMOS مشکل نشتی جریان داریم که برای رفع این مشکل، این فلیپ فلاپ پیشنهاد گردیده است .در این تحقیق با مرور روش های کنترل جریان نشتی به منظور کاهش این مهم مناسب ترین روش پیشنهاد شده است. مدار در تکنولوژیμm0.35با نرم افزارHSPICE شبیه سازی شده است . جریان نشتی اندازه گیری شدهμa2.3و توان مصرفی مدارμw105 می باشد. فلیپ فلاپ پیشنهادیدارای تاخیری برابرns0.43 است و با منبع تغذیه ۱٫۲ ولت کار می کند