سال انتشار: ۱۳۹۰

محل انتشار: نوزدهمین کنفرانس مهندسی برق ایران

تعداد صفحات: ۶

نویسنده(ها):

محمدحسین نادری علیزاده – دانشگاه تهران
شاهین جعفرآبادی آشتیانی – دانشگاه تهران

چکیده:

دراین مقاله به طراحی یک مدلاتور مرتبه سوم دلتاسیگمال زمان پیوسته توان پایین درتکنولوژی CMOS برای پردازش سیگنالهای زیستی پرداخته شده است روش جدیدی برای کاهش توان و مساحت مصرفی معرفی شده است تامدلاتور دلتا سیگمای طراحی شده دردستگاه های قابل حمل ثبت سیگنالهای حیاتی بدن قابل استفاده باشد شبیه سازی های این مدار درتکنولوژی ۰/۱۸mm و ولتاژ تغذیه ۱/۵v انجام شده است برای پیاده سازی حلقه های فیلتر موردنیاز از انتگرالگیر RC اکتیو فیلتر Gm-C و فیدبک جریان استفاده شده است برای کاهش توان از یک آپ امپ کاسکود تاشده کم توان با نویز ورودی کم درطبقه اول و از دو بلوک Gm توان پایین درطبقات دوم و سوم برای پیاده سازی ضرایب مورد نیاز استفاده شده است.